IMPLEMENTASI PENGALI PADA SPARTAN-2 FPGA SEBAGAI PENDUKUNG TAPIS DIGITAL PADA RADIO DETECTION FINDER (RDF)
Abstrak
Pengali adalah salah satu bagian yang paling penting dalam perangkat yang dapat mempengaruhi kinerja perangkat digital. Kecepatan tinggi dan sistem pengali yang efisien adalah faktor penting bagi para perancang perangkat mikroprosesor, mikrokontroler dan sejenisnya. Field Programmable Gate Arrays (FPGA) telah muncul sebagai platform pilihan untuk implementasi hardware yang efisien dan fleksibel.
Penelitian ini memberikan analisis tentang algoritma pengali hasil keluaran implementasi tapis digital LPF (Low Pass Filter) menggunakan metode hamming window dengan perancangan chip FPGA pada software xillinx 10.1. Metode ini digunakan untuk merancang chip FPGA pengali sebagai pendukung tapis digital LPF yang diterapkan pada radio pencari arah, Radio Direction Finder (RDF) sehingga diharapkan unjuk kerja tapis digital ini akan menjadi lebih baik lagi.
Berdasarkan penelitian ini, hasil pengamatan menunjukkan bahwa tanggapan tapis telah sesuai dengan spesifikasi perancangan tetapi terdapat error antara hasil teori dengan simulasi dan implementasi pada alat. Error terbesar sebesar 52,32% pada koefisien ke 4 (0,01748) dan error terkecil sebesar 0,72% pada koefisien ke 1(0,31478).
Kata Kunci: FPGA Spartan2, Xilinx ISE 10.1, Tapis Digital, Pengali, Hamming Window.
Prosiding ini memberikan akses terbuka langsung ke isinya dengan prinsip bahwa membuat penelitian tersedia secara gratis untuk publik mendukung pertukaran pengetahuan global yang lebih besar.
Semua artikel yang diterbitkan Open Access akan segera dan secara permanen gratis untuk dibaca dan diunduh semua orang.